

### 内容



- ■信号完整性简介
- Protel所提供的信号完整性分析
- ■使用Protel进行信号完整性分析
- ■总结

**ALTIUM LIMITED** 

# 信号完整性简介



■ 信号完整性(Signal Integrity,简称SI)是指在信号线上的信号质量。差的信号完整性不是由某一单一因素导致的,而是板级设计中多种因素共同引起的。主要的信号完整性问题包括反射、振铃、地弹、串扰等。

源端与负载端阻抗不匹配会引起线上反射,负载将一部分电压反射回源端。如果负载阻抗小于源阻抗,反射电压为负,反之,如果负载阻抗大于源阻抗,反射电压为正。布线的几何形状、不正确的线端接、经过连接器的传输及电源平面的不连续等因素的变化均会导致此类反射。

信号的振铃(ringing)和环绕振荡(rounding)由线上过度的电感和电容引起,振铃属于欠阻尼状态而环绕振荡属于过阻尼状态。信号完整性问题通常发生在周期信号中,如时钟等,振铃和环绕振荡同反射一样也是由多种因素引起的,振铃可以通过适当的端接予以减小,但是不可能完全消除。

### 信号完整性简介



■ 在电路中有大的电流涌动时会引起地弹,如大量芯片的输出同时开启时,将有一个较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面的电感和电阻会引发电源噪声,这样会在真正的地平面(0V)上产生电压的波动和变化,这个噪声会影响其它元器件的动作。负载电容的增大、负载电阻的减小、地电感的增大、同时开关器件数目的增加均会导致地弹的增大。

振铃和地弹都属于信号完整性问题中单信号线的现象(伴有地平面回路),串扰则是由同一PCB板上的两条信号线与地平面引起的,故也称为三线系统。串扰是两条信号线之间的耦合,信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。图1列出了高速电路中常见的信号完整性问题与可能引起该信号完整性的原因,并给出了相应的解决方案。



| 表 1 常见信号完整性(SI)问题及解决方法÷ |                         |                      |                          |  |
|-------------------------|-------------------------|----------------------|--------------------------|--|
| 问题₽                     | 可能原因₽                   | 解决方法₽                | 变更的解决方法₽                 |  |
| 过大的上冲₽                  | 終端阻抗不匹配₽                | 终端端接₽                | 使用上升时间缓慢的驱动源。            |  |
| 直流电压电平不好₽               | 线上负载过大₽                 | 以交流负载替换直流负载。         | 使用能提供更大驱动电流的驱动源。         |  |
| 过大的串扰₽                  | 线间耦合过大△                 | 使用上升时间缓↓<br>慢的主动驱动源↓ | 在被动接收端端接,重新布线或检<br>查地平面。 |  |
| 传播时间过长₽                 | 传输线距离太<br>长,没有开关动<br>作₽ | 替换或重新布线,检查串<br>行端接₽  | 使用阻抗匹配的驱动源,变更布线<br>策略₽   |  |

图1

### 信号完整性简介



■ 在一个已有的PCB板上分析和发现信号完整性问题是一件非常困难的事情,即使找到了问题,在一个已成形的板上实施有效的解决办法也会花费大量时间和费用。那么,我们就期望能够在物理设计完成之前查找、发现并在电路设计过程中消除或减小信号完整性问题,这就是EDA工具需要完成的任务。先进的EDA信号完整性工具可以仿真实际物理设计中的各种参数,对电路中的信号完整性问题进行深入细致的分析。

新一代的EDA信号完整性工具主要包括布线前/布线后SI分析工具和系统级SI工具等。使用布线前SI分析工具可以根据设计对信号完整性与时序的要求在布线前帮助设计者选择元器件、调整元器件布局、规划系统时钟网络和确定关键线网的端接策略。

■ 在电路设计中控制信号完整性风险的主要策略见附录

### 内容



- ■信号完整性简介
- Protel所提供的信号完整性分析
- ■使用Protel进行信号完整性分析
- ■总结

### Protel 2004所提供的信号完整性分析



- 在DXP设计环境下,您既可以在原理图又可以在PCB编辑器内实现信号完整 性分析,并且能以波形的方式在图形界面下给出反射和串扰的分析结果。
- Protel具有布局前和布局后信号完整性分析功能,采用成熟的传输线计算方法,以及I/O缓冲宏模型进行仿真。基于快速反射和串扰模型,信号完整性分析器能够产生准确的仿真结果。
- 布局前的信号完整性分析允许用户在原理图环境下,对电路潜在的信号完整性问题进行分析,如阻抗不匹配等因素。但对于串扰,在原理图环境下不能进行分析,因为布局路由尚未建立。
- 更全面的信号完整性分析是在PCB环境下完成的,它不仅能对反射和串扰以 图形的方式进行分析,而且还能利用规则检查发现信号完整性问题,Protel能 提供一些有效的终端选项,来帮助您选择最好的解决方案。

### 内容



- ■信号完整性简介
- Protel所提供的信号完整性分析
- ■使用Protel进行信号完整性分析
- ■总结

**ALTIUM LIMITED** 



- 下面介绍如何使用Protel2004进行信号完整性分析:
- 不论是在PCB或是在原理图环境下,进行信号完整性分析,设计文件必须在工程当中,如果设计文件是作为Free Document出现的,则不能运行信号完整性分析。
- 本文主要介绍在PCB编辑环境下进行信号完整性分析。
- 为了得到精确的结果,在运行信号完整性分析之前需要完成以下步骤:
- 1、电路中需要至少一块集成电路,因为集成电路的管脚可以作为激励源输出 到被分析的网络上。像电阻、电容、电感等被动元件,如果没有源的驱动, 是无法给出仿真结果的。
- 2、针对每个元件的信号完整性模型必须正确。
- 3、在规则中必须设定电源网络和地网络,具体操作见本文。
- 4、设定激励源。
- 5、用于PCB的层堆栈必须设置正确,电源平面必须连续,分割电源平面将无法得到正确分析结果,另外,要正确设置所有层的厚度。



- 实例演示:
- 一、在Protel2004设计环境下,选择File\Open Project,选择安装目录下 Altium2004\Examples\Reference Design\4 Port Serial Interface\4 Port Serial Interface.Prjpcb,进入PCB编辑环境,图2.



图2

**ALTIUM LIMITED** 



■ 选择Design/Layer Stack Manager...,配置好相应的层后,选择Impedance Calculation...,配置板材的相应参数如图3所示,本例中为缺省值。





■ 选择Design/Rules选项,在Signal Integrity一栏设置相应的参数,如图4所示。首先设置Signal Stimulus(信号激励),右键点击Signal Stimulus,选择New rule,在新出现的Signal Stimulus界面下设置相应的参数,本例为缺省值。





■ 接下来设置电源和地网络,右键点击Supply Net,选择New Rule,在新出现的 Supplynets界面下,将Voltage设置为0如图5所示,按相同方法再添加Rule,将Voltage 设置为5。其余的参数按实际需要进行设置。最后点击OK推出。



图 5

**ALTIUM LIMITED** 



■ 选择Tools\Signal Integrity...,在弹出的窗口中(图6)选择Model Assignments...,就会进入模型配置的界面(图7)。



图6

**ALTIUM LIMITED** 

#### 使用Protel进行信号完整性分析 ? X Signal Integrity Model Assignments for 4 Port Serial Interface, PcbDoc Designator Value/Type Status Update Schematic ₩+ Туре INA OUTA C11 50pF Capacitor High Confidence C12 20pF Capacitor High Confidence OUTB C13 0.1uF High Confidence Capacitor INB2 INC1 Capacitor C14 0.1uF High Confidence OUTC INC2 C15 10uF Low Confidence Capacitor IND1 OUTD D1 High Confidence Diode IND2 GND Diode D2 High Confidence 1488 Connector J1 Low Confidence P1 Connector Low Confidence 1M Resistor R1 High Confidence Resistor R2 1K5 High Confidence RP1 Resistor High Confidence S1 IC HC No Match IC S2 HC No Match \* \* U1 HC Medium Confidence U2 HC Medium Confidence U3 HC Medium Confidence U4 HC Medium Confidence IC U5 HC Medium Confidence IC Comment U6 HC Medium Confidence IC 1488 U7 HC Medium Confidence IC U8 HC Medium Confidence Library Reference IC U9 HC Medium Confidence 1488\_1 IC U10 HC Medium Confidence Description IC U11 HC Medium Confidence TTL-RS232 DRIVER HC X1 No Match Update Models in Schematic Analyze Design... Cancel 图7 16 **ALTIUM LIMITED**



■ 在图4所示的模型配置界面下,能够看到每个器件所对应的信号完整性模型,并且每 个器件都有相应的状态与之对应,关于这些状态的解释见图8:

| 状态                | 解释                            |
|-------------------|-------------------------------|
| No Match          | 表示目前没有找到与该器件相关联的信号完整性分析模型,需要人 |
|                   | 为的去指定。                        |
| Low Confidence    | 系统自动为该器件指定了一种模型,但置信度较低        |
| Medium Confidence | 系统自动为该器件指定了一种模型,置信度中等         |
| High Confidence   | 系统自动为该器件指定了一种模型,置信度较高         |
| Model found       | 于器件相关联的模型已经存在                 |
| User Modified     | 用户修改了模型的有关参数                  |
| Model added       | 用户创建了新的模型                     |

图8



- 修改器件模型的步骤如下:
- 1、双击需要修改模型的器件(U1)的Status部分,弹出相应的窗口如图9
- 2、在Type选项中选择器件的类型,
- 3、在Technology选项中选择相应的驱动类型,
- 4、也可以从外部导入与器件相关联的IBIS模型,点击 Import IBIS,选择从器件厂商那里得到的IBIS模型即可。
- 5、模型设置完成后选择OK,退出。

#### 使用Protel进行信号完整性分析 ? X Signal Integrity Model Model Model Name Guessed Model IC Model Details Guessed by Setup Helper Description IC Type Technology Component Parameter Value Import IBIS Setup Part Array Pin Models Designator Direction Technolo... Input Model Output Model Power Default - Default ▼ Default 10 Default Default Default Input 11 Default Default Output Default 12 Default Default Passive Default 13 Default Input Default Default Power Default Default Default Default Default Default Passive Output Default Default Default Add/Edit Model ΟK Cancel 图9 19 **ALTIUM LIMITED**



- 二、在图7所示的窗口,选择左下角的Update Models in Schematic,将修改后的模型更新到原理图中。
- 三、在图7所示的窗口,选择右下角的Analyze Design...,在弹出的窗口中 (图10)保留缺省值,然后点击Analyze Design选项,系统开始进行分析。
- 四、图11为分析后的网络状态窗口,通过此窗口中左侧部分可以看到网络是 否通过了相应的规则,如过冲幅度等,通过右侧的设置,可以以图形的方式 显示过冲和串扰结果。
- 选择左侧其中一个网络TXB,右键点击,在下拉菜单中选择Details...,在弹出的如图12所示的窗口中可以看到针对此网络分析的详细信息。







#### 使用Protel进行信号完整性分析 Net Status Falling Edge Overs... Falling Edge Under... Rising Edge Oversh... Rising Edge Und... Net 412.5m 267.3m 1.007 648.1m ■ RTSB Failed ■ RTSA Failed 399.6m 275.1m 1.724 1.173 TXB Failed ? × Full Results ■ DTRA Failed J21 Not analyz J23 Not analyz Results Value Included Nets Direction J22 Not analyz Length (mil) 4.881k TXB J15 Not analyz Component Count 3 Not analyz J14 Track Count 21 296.9 J13 Minimum Impedance (Ohms) Not analyz 297.2 Average Impedance (Ohms) J18 Not analyz 297.5 J17 Maximum Impedance (Ohms) Not analyz 4.999 Top Value (V) J16 Not analyz Enabled ^ Maximum Overshoot Rising Edge (V) 1.736 Not analyz J33 Maximum Undershoot Rising Edge (V) 1.184 J32 Not analyz Base Value (V) 2.295m J34 Not analyz Maximum Overshoot Falling Edge (V) 419.8m J36 Not analyz GND Maximum Undershoot Falling Edge (V) 282.7m J35 Not analyz Flight Time Rising Edge (s) 3.233n CC & GND Not analyz J31 Slope Rising Edge (s) 511.6p GND J25 Not analyz Flight Time Falling Edge (s) 3.969n GND J24 Not analyz Slope Falling Edge (s) 827.1p J26 Not analyz J28 Not analyz J27 Not analyz J12 Not analyz D7 Not analyz Close ■ D6 Not analyz 0A Not analyz \_\_\_A2 Not analyz -Suggest A1 Not analyz -■ D5 Not analyz -\_\_\_ D1 Not analyz -Perform Sweep 🗹 Sweep Steps: 10 💲 置 Menu Reanalyze Design.. Model Assignments... Reflections. Crosstalk 图12 23 **ALTIUM LIMITED**



■ 五、下面以图形的方式进行反射分析,双击需要分析的网络TXB,将其导入到窗口的右侧如图13所示。



图13

**ALTIUM LIMITED** 



选择窗口右下角的Reflections...,反射分析的波形结果将会显示出来如图14



**ALTIUM LIMITED** 



■ 右键点击TXB\_U1.13\_NoTerm,如图15在弹出的列表中选择Cursor A和Cursor B,然后可以利用它们来测量确切的参数。测量结果在Sim Data窗口如图16所示。



图15

**ALTIUM LIMITED** 







■ 六、返回到图11所示的界面下,窗口右侧给出了几种端接的策略来减小反射所带来的影响,选择Serial Res如图18所示,将最小值和最大值分别设置为25和125,选中Perform Sweep选项,在Sweep steps选项中填入10,然后,选择Reflections...,将会得到如图19所示的分析波形。选择一个满足需求的波形,能够看到此波形所对应的阻值如图17,最后根据此阻值选择一个比较合适的电阻串接在PCB中相应的网络上即可。



图17

**ALTIUM LIMITED** 









■ 七、接下来进行串扰分析,重新返回到如图11所示的界面下,双击网络RTSB将其导入到右面的窗口,然后右键单击TXB,在弹出菜单中选择Set Aggressor设置干扰源,如图20所示,结果如图21。



图20

**ALTIUM LIMITED** 



■ 然后,选择右下角的Crosstalk...,就会得到串扰得分析波形,如图22所示。



图21

**ALTIUM LIMITED** 





### 内容



- ■信号完整性简介
- Protel所提供的信号完整性分析
- ■使用Protel进行信号完整性分析
- ■总结



■ 以上完成了信号完整性分析的整个过程,本文只是简要的对此流程加以介绍,更详细的内容希望读者亲自去探索!以便获得更多的知识!

**ALTIUM LIMITED** 



# 结束

谢谢各位

有关Altium 公司及其产品详细情况, 请浏览: www.altium.com

**ALTIUM LIMITED** 



### Altium 公司简介



- 前身是 Protel 国际有限公司
- PCB 设计历史悠久
- 不断创新:首创基于Windows 的印刷线路板设计(PCB) 集成式PCB设计产品。
- 全球性公司。
- 上世纪末,本世纪初,收购多家公司。
- 在2001年,改名为Altium Limited。
- 价位合理,容易获得,简便易用的产品。
- 面向大多数工程师。



**ALTIUM LIMITED** 

### Altium 公司简介之Altium在中国



### Altium视中国为重要的电子设计市场

- 重建中国大陆代理商网络
  - Altium公司新建中国代理商网络

中国单片机公共实验室

上海顺维电子科技有限公司

深圳市天络电脑网络有限公司

- 台灣代理商

Cadpro Technology Co. Ltd

■ 建立上海代表处

Marketing and PR Technical Support

地址:上海浦东张杨路838号华都大厦13B

电话:+86 21 6876 4016/7

传真:+86 21 6876 4015



**ALTIUM LIMITED** 

### 附录之 SI (Signal Integrity)分析



- 设计中信号完整性应当注意的6点:
- a. 对噪声敏感器件的物理隔离
- b. 线路阻抗匹配及信号反射控制
- c. 建议在设计中采用独立的电源及地电平层
- d. 在PCB布线中信号线避免走直角
- e. 同一组信号线尽量保持在走线上等长
- f. 在高速电路设计中,相邻的两条信号线的间距应额。3W规则, 线宽度的3倍
- g. 对电源做好退耦处理,选择容值足够大的,



